原厂入驻New

已经举办 >研讨会

Vivado HLS视频库加速Zynq-7000 OpenCV应用

2014-01-15 10:00:00 至 12:00:00   •罗霖(Andy Luo)  •2598次浏览

相关资料下载

研讨会介绍

本次研讨会将通过对一个具体案例的流程进行“逐层拆解(Step-by-Step)一个设计案列”的方式,向您介绍如何利用Vivado HLS(高层次综合)配合优化综合的视频库和Vivado IP集成器,为一个特定的视频应用打造一个定制化的加速器。该设计流程可以在兼具高性能和低功耗的条件下快速地实现许多计算机视觉算法。此设计流程还可以让设计人员能够在可编程逻辑中实现高数据速率的像素级处理任务,同时在ARM核中处理那些基于帧的低数据速率的任务。
通过此次研讨会,您将获得以下信息:
1、如何在Zynq™-7000 All Programmable SoC中执行OpenCV应用。
2、如何重构一个使用I/O功能来封装加速器的OpenCV应用。
3、如何在加速器功能中, 通过替换为HLS综合视频库功能的方迅速加速OpenCV功能调用。
4、如何在Zynq ZC702参考设计中迅速将Vivado HLS建立的加速器功能集成到Vivado IP集成器中。
5、赛灵思Smarter Vision方案在计算机视觉领域的应用


演讲人

罗霖(Andy Luo)•赛灵思亚太区Zynq业务拓展经理经理

罗霖 (Andy Luo)先生是赛灵思公司负责Zynq在亚太区的市场和业务拓展。他在半导体和嵌入式行业拥有10年的工作经验。在加入赛灵思之前, 他曾经在ARM和Intel从事嵌入式市场与软件业务发展的工作。
罗霖持有复旦大学的电子工程学士学位和通信工程硕士学位。

答疑专家

郭丰收(Harvest Guo)•赛灵思中国区数字信号处理专家

郭丰收(Harvest Guo)负责无线通信系统客户基带(Baseband)和数字前端(DFE)的FPGA系统产品架构设计、方案推广和现场技术支持。 郭丰收在可编程逻辑器件设计方面拥有近10年工作经验,于2007年11月加入赛灵思公司之前,曾任职于中兴通讯,从事通信系统基带和数字中频专用集成电路系统研发工作。
郭丰收毕业于西安电子科技大学,获得电子工程学士学位。

公司介绍

Xilinx 是All Programmable FPGA、 SoC 和 3D IC 的全球领先提供商。这些行业领先的器件与新一代设计环境以及 IP 完美地整合在一起,可满足客户对可编程逻辑乃至可编程系统集成的广泛需求。

研讨会日历

<< < 2024年4月 > >>
123456
78910111213
14151617181920
21222324252627
282930
* 本月有6场研讨会

听众参与直播电脑最低要求

  • 操作系统:windows xp
  • 浏览器:IE 6.0 ; firefox 3.0 ; Chrome 29.0
  • 屏幕分辨率:1024*768
  • 网速要求:500 kbps 或者更高

关注微信服务号,开启提醒

直播开始时将通过服务号通知

×