原厂入驻New

问答精选

  • 2026-01-27 13:57:13

    沉迷快乐不幸福: 高速PCB设计中,信号完整性主要包括哪些关键指标?

    答:一般会有S参数、阻抗、眼图等参数指标

  • 2026-01-27 13:59:12

    沉迷快乐不幸福: 112Gbps以上PCB设计中最大信号完整性挑战是什么?

    答:速率的提升对于PCB链路的损耗更加敏感,PCB的材质、布线都会有影响

  • 2026-01-27 14:31:13

    sfttomli130812: 不同通信速度的测量,探头一定要不同吗?

    答:这个需要看具体的测试信号,有无标准,信号速率来选择对应的探头

  • 2026-01-27 14:37:43

    沉迷快乐不幸福: 时域反射计测试传输线阻抗的精度受哪些因素影响?如何校准?

    答:测试带宽决定了激励信号的上升时间,上升时间决定了测试的分辨率。校准可以通过自带的ECal校准件完成

  • 2026-01-27 14:40:09

    jf_29894343: 如何从S参数中提取阻抗、插损、回损等信息?

    答:S参数中S11就是回损,S12就是插损,阻抗需要结合TDR选件转成时域参数

  • 2026-01-27 14:50:37

    sfttomli130812: 如果我对测试结果不知道是否合格,测试能给出测试结果的判断的吗?

    答:我们很多测试软件都有limit测试功能,将标准或设计要求输入软件,软件会直接判断pass还是fail

  • 2026-01-27 14:12:52

    patton016: 同样阻值但不同封装尺寸的匹配电阻,对信号完整性的优化也会影响不一样吧?

    答:是的,不同封装尺寸会带来不同的寄生参数,这些寄生参数也会对信号完整性产生影响

  • 2026-01-27 15:09:14

    ke_wang: 上一次的DK/DF slide 那里下载

    答:https://www.insight-china.cn/ConferenceCore/Registration?No=15f8c98356234881bbdcb3d7a853698b&CityID=3955&uedm=OSM-WCF&LiveShowUrl=

  • 2026-01-27 14:12:34

    l64481000: 信号完整性和PCB材质、厚度有没有关系

    答:有的,不同板材DK/Df不同,对电路性能也是有影响的,特别是Df,Df越大,整体走线的损耗就会更高,就更容易出现信号完整性问题,或者说容限更低

  • 2026-01-27 15:06:05

    sfttomli130812: 这个纹波最小能测到多少?

    答:可以测试到mV量级,同时还要考虑到示波器的垂直刻度的设置

  • 2026-01-27 15:09:24

    sfttomli130812: 电源接口协议能测出什么参数?所有的协议都能测试出来吗?测试出来的波形我能用来仿真吗?

    答:具体需要看您想分析什么类型的协议,是否有标准可以参考,测试的波形可以导出进行离线分析

  • 2026-01-27 15:09:20

    linghz: PDN测试阻抗时,如何判断阻抗符合标准?

    答:要结合整体电路设计的要求来进行判断,通常前期设计和仿真阶段都会给出大概的 裕量

  • 2026-01-27 15:02:23

    沉迷快乐不幸福: 前期设计阶段,哪些仿真工具可以预测SI/PI问题?

    答:是德科技ADS可以进行PCB的仿真分析,帮助进行前期的分析

  • 2026-01-27 15:02:12

    linghz: 如果要计算出传输线各个位置的阻抗值是否需要通过示波器的辅助?

    答:TDR测试就是在测试不同位置的阻抗,横轴是时间,也就对应测试线路上的不同位置,从TDR的结果能够直接读出阻抗值

  • 2026-01-27 14:13:24

    lhxzui: 高阶、高层 PCB 的叠层结构复杂,测试点的布局会直接影响测试精度和可操作性。在规划测试点时,需要平衡哪些因素?对于难以布置测试点的高密度区域,有哪些替代测试方案?

    答:首先需要借助仿真的工具,考虑在引入测试点对于整体系统的影响,适当加入匹配减少信号影响,其次是在测试点附近预留接地端,方便单端测试,最后如果测试点不好探测,可以借助一些夹具将信号引出,方便探测

  • 2026-01-27 14:59:22

    linghz: 高速多层 PCB 板,不同层之间的 TDR 测试是否会互相影响?

    答:会的,不同层之间会有寄生电容,所以也会对阻抗产生应影响

  • 2026-01-27 14:46:12

    jf_65547654: 校准板是每个项目都需要做的吗?

    答:通常是需要根据不同的板材制作校准板的,因为可能每一批次的材料和工艺控制都不相同,最好是先评估多做几次评估一下,如果一致性很好,也可以用同一组校准板来进行夹具提参和去嵌

  • 2026-01-27 14:41:51

    沉迷快乐不幸福: 有源测试与无源测试的主要区别有哪些?

    答:无源测试更加聚焦在PCB链路本身,必须阻抗和损耗等,有源测试测试测量实际PCB承载的信号质量

  • 2026-01-27 14:45:02

    jf_67374834: PCB测试中对夹具有何特殊要求?

    答:对夹具通常要求损耗和阻抗波动不能太大,因为通常PCB被测件的损耗都很低,如果夹具性能较差很可能会把被测件的真实性能掩盖掉

  • 2026-01-27 15:30:37

    jf_34933721: PCB信号测试中,比如出现一定的噪声,这个噪声源如何进行分段测试

    答:可以从噪声的波形,出现的周期来大致判断信号的来源,以及可以通过FFT变换观察频域上面是否是特定频点还是宽带信号,来判断噪声可能来源

1/2 页 12 下一页

研讨会日历

<< < 2026年4月 > >>
1234
567891011
12131415161718
19202122232425
2627282930
* 本月有2场研讨会

听众参与直播电脑最低要求

  • 操作系统:windows xp
  • 浏览器:IE 6.0 ; firefox 3.0 ; Chrome 29.0
  • 屏幕分辨率:1024*768
  • 网速要求:500 kbps 或者更高